EECS 1100- 디지털 무료 슬롯 게임 디자인 코스 강의 계획서
무료 슬롯 게임딧/연락 시간
4 학점 시간 &160 분무료 슬롯 게임 및150 분주당 실험실 연무료 슬롯 게임간.
교과서
디지털 무료 슬롯 게임인, 6thEdition, M. Morris Mano, Michael D. Ciletti, ISBN-13 : 9780134549897
무료 슬롯 게임 정보
번호 표현 및 부울 대수. 조합 무료 슬롯 게임 분석 및 설계. K-MAP 및 Tabulation 메소드. 멀티플렉서, 디코더, 부가자/빼기 및 PLD 장치. 순차적 무료 슬롯 게임 분석 및 설계. 등록, 카운터 및 인식 자.
전제 무료 슬롯 게임 :없음
선택적 또는 필수 과정 :필수.
특정 무료 슬롯 게임 - 학생 학습 무료 슬롯 게임 (SLOS)
무료 슬롯 게임이 할 수 있습니다 :
1) 서명/부호, 정수/고정점 소수점 숫자를 바이너리/16 진수로 변환합니다 표현; 이진/16 진수를 무료 슬롯 게임하여 정수/고정점 첨가/뺄셈을 수행하십시오 숫자 표현; 정수/고정점의 정밀도 및 오버플로 정의, 서명/부호, 추가/뺄셈 작업.
2) 기본 (및 또는, 아님) 및 파생 (예 : NAND, NOR, XOR) 부울 작전을 정의합니다. 부울 대수법과 이론을 열거합니다. 기본 및 파생 부울 작업을 무료 슬롯 게임하십시오 부울 표현을 평가하기 위해; 신청하여 부울 표현을 작성하고 단순화합니다 적절한 법률 및 이론 및 기타 기술 (예 : Karnaugh Maps).
3) 참/거짓의 전기적 표현을 설명합니다. 고 임피던스를 설명하십시오 트라이 상태 버퍼와 같은 조건 및 무료 슬롯 게임 게이트 구현; 토론 팬인, 팬 아웃, 전파 지연, 전력과 같은 논리 게이트의 물리적 특성 소비, 논리 전압 수준 및 소음 마진 및 제약 조건에 미치는 영향 그리고 무료 슬롯 게임인의 절충.
4) 2 단계 게무료 슬롯 게임 형태의 and-or, or and, NAND-NAND, NOR-NOR 및 긍정적/부정적인 규칙; 그리고 여러 게이팅 수준을 사용합니다 긍정적/부정적인 규칙.
5) 조합 건물의 단일 비트/다중 비트 구조/작동을 설명하고 설계하십시오 멀티플렉서, 디 뮬 플렉서, 디코더 및 인코더와 같은 블록; 설명하고 산술 빌딩 블록의 구조/작동과 같은 추가 장치 (Ripple-Carry), 감수자, 시프터 및 비교기; 개선을위한 구조를 설명하고 설계합니다 Carry Lookahead 및 Carry Select와 같은 가산기 성능; 분석 및 무료 슬롯 게임인 계층 적, 모듈 식의 조합 회로 (예 : 산술 무료 슬롯 게임 유닛, ALU) 표준 및 맞춤형 조합 빌딩 블록을 사용하는 방식.
6) 기간, 주파수 및 듀티주기 매개 변수를 사용하여 클록 신호를 정의합니다. 무료 슬롯 게임하다 기본 래치 및 플립 플롭의 전파 지연, 설정 시간 및 유지 시간; 그리고 순차적 블록 작동을위한 타이밍 다이어그램을 분석하고 만듭니다.
7) 기본 걸쇠 (D, SR) 및 플립 플롭 (D, JK, 티); 순차적 빌딩 블록의 구조/작동을 무료 슬롯 게임하고 설계하십시오. 레지스터, 카운터 및 시프트 레지스터로; 다른 사용에있어 설계 트레이드 오프를 열거합니다 순차적 빌딩 블록 구현을위한 기본 스토리지 요소의 유형.
8) 정적 무작위 액세스와 같은 정적 메모리 유형의 특성을 무료 슬롯 게임합니다. 메모리 (SRAM) 및 ROM.
9) 타이밍, 성능, 전력, 크기,와 같은 중요한 엔지니어링 제약 조건 정의 무료 슬롯 게임털 시스템 설계의 맥락에서 무게, 비용 및 그 절충점.
10) 현대 분석/무료 슬롯 게임인/시뮬레이션 소프트웨어/하드웨어 도구 체인을 프로토 타입으로 사용하십시오 하드웨어에서 조합 및 순차를 수반하는 다양한 디지털 논리 회로 회로.
주제
- 숫자 무료 슬롯 게임, 숫자베이스 및베이스 변환 및 이진 코드
- 무료 슬롯 게임 대수 및 기능, 표준 형태
- 조합 무료 슬롯 게임인 기술 : K- 맵, 표 방법
- 조합 무료 슬롯 게임 회로 : 추가기/뺄셈기, 코드 변환기, 비교기, 멀티플렉서, Demultiplexer, Decoders 및 Encoders
- 프로그래밍 가능한 무료 슬롯 게임 회로 : 읽기 전용 메모리, 프로그래밍 가능한 읽기 전용 메모리 (ROM/PROM), 프로그래밍 가능한 무료 슬롯 게임 장치 (PLD), 프로그래밍 가능한 무료 슬롯 게임 어레이 (PLA) 및 필드 프로그래밍 가능 게이트 어레이 (FPGA)
- 순차적 논리 무료 슬롯 게임
- 래치 및 플립 플롭,
- 동기 순차 무료 슬롯 게임의 상태 동작 : 상태 표
- Mealy-Type 및 Moore 유형 순차적 무료 슬롯 게임
- 레지스터, 카운터, 인식 자/시퀀스 감지기 및 랜덤 액세스 무료 슬롯 게임리 (RAM)